課程資訊
課程名稱
系統晶片設計實驗
Soc Design Laboratory 
開課學期
112-2 
授課對象
電機資訊學院  電機工程學研究所  
授課教師
吳安宇 
課號
EEE5010 
課程識別碼
943 U0100 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期二2,3,4(9:10~12:10) 
上課地點
博理103 
備註
總人數上限:25人 
 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

本系統晶片設計實驗課程主要教導System-on- Chip (SoC)的基本設計概念。 

課程目標
驗證SoC設計流程 - 軟硬體協同設計 (並非 IC 設計流程)。
 
課程要求
Prerequisite
- Switch Circuits and Logic Designs (SCLD)
- Computer Architecture (CA)
- Digital System Design (DSD)
- Computer-aided VLSI System Design (CVSD)
- Programming Languages
- Verilog (trained from course of CVSD or DSD)
- C/C++

Nice to have
- Operating System (OS)
- Embedding System 
預期每週課後學習時數
Schedule:
Week Date Topic L
1 2/20 Course Introduction and SoC Overview Lab 0
2 2/27 ARM SoC Platform and Processor
3 3/5 Xilinx Platform Introduction Lab 1
4 3/12 RTL on FPGA Lab 2-1 Lab 1 HW1
5 3/19 FPGA and ASIC design flow Lab 2-2 Lab 2-1 HW2
6 3/26 Bus System on FPGA Lab 2-2 HW1
7 4/2 Memory mapped IO Lab 3-1 HW2
8 4/9 Integration of ARM Bus IP Lab 3-2 Lab 3-1 HW3
9 4/16 Introduction of AXI DMA Lab 4 Lab 3-2
10 4/23 Block ram usage Lab 5 Lab 4 HW3
11 4/30 Introduction of JPEG Lab 6-1 Lab 5
12 5/7 JPEG in software vs JPEG in hardware Lab 6-2 Lab 6-1
13 5/14 JPEG improvement Final Project Lab 6-2
14 5/21 Embedded Linux on ZYNQ
15 5/28 Final Presentation
16 6/4 Final Presentation
 
Office Hours
另約時間 
指定閱讀
待補 
參考書目
講義、自編教材 
評量方式
(僅供參考)
   
課程進度
週次
日期
單元主題
無資料